Update from Sync Service
This commit is contained in:
159
AI工程/ComputerHardwareEngineers职业.md
Executable file
159
AI工程/ComputerHardwareEngineers职业.md
Executable file
@@ -0,0 +1,159 @@
|
||||
# Computer Hardware Engineers 职业技能研究
|
||||
|
||||
> 计算机硬件工程师职业
|
||||
>
|
||||
> 归档:2026-04-23
|
||||
|
||||
---
|
||||
|
||||
## 📊 SOC 职业信息
|
||||
|
||||
| 项目 | 数据 |
|
||||
|------|------|
|
||||
| **名称** | Computer Hardware Engineers |
|
||||
| **SOC 代码** | 17-2061 |
|
||||
| **分类** | Architecture and Engineering Occupations |
|
||||
|
||||
---
|
||||
|
||||
## 📋 O*NET 典型任务(3个)
|
||||
|
||||
1. **持续学习** — 更新知识和技能以跟上计算机技术的快速发展
|
||||
2. **设计硬件** — 设计和开发计算机硬件及支持外围设备,包括 CPU、支持逻辑、微处理器、定制集成电路、打印机和磁盘驱动器
|
||||
3. **软硬件接口评估** — 与工程人员协商并查阅规格,评估硬件与软件的接口以及整体系统的操作和性能要求
|
||||
|
||||
---
|
||||
|
||||
## 🔧 计算机硬件工程领域
|
||||
|
||||
### 主要领域
|
||||
|
||||
| 领域 | 说明 |
|
||||
|------|------|
|
||||
| **CPU 设计** | 中央处理器、微处理器 |
|
||||
| **集成电路** | 定制 IC、FPGA |
|
||||
| **外围设备** | 打印机、磁盘驱动器 |
|
||||
| **系统集成** | 软硬件接口 |
|
||||
| **嵌入式系统** | MCU、SoC |
|
||||
|
||||
### 相关硬件工程职位
|
||||
|
||||
- 计算机架构师
|
||||
- 硬件设计师
|
||||
- 嵌入式软件工程师
|
||||
- FPGA/PLD 开发工程师
|
||||
- ASIC 设计工程师
|
||||
|
||||
---
|
||||
|
||||
## 🛠️ 相关 Skills(GitHub)
|
||||
|
||||
### TOP 硬件相关 Skills
|
||||
|
||||
| 项目 | Stars | 说明 |
|
||||
|------|-------|------|
|
||||
| **xilinx-skill** | ⭐ 179 | Xilinx/AMD FPGA & MPSoC Vivado 设计技能 |
|
||||
| **esp32-claude-workbench** | ⭐ 38 | ESP32 固件开发工作台 |
|
||||
| **LwM2M-Agentic-Skills** | ⭐ 6 | OMA LwM2M IoT 专家技能 |
|
||||
| **fpga-claude** | ⭐ 3 | Vivado ILA 波形捕获分析 |
|
||||
|
||||
---
|
||||
|
||||
## 🔥 Xilinx/FPGA Skill 详解
|
||||
|
||||
**项目**:`QingquanYao/xilinx-skill` ⭐ 179
|
||||
|
||||
**定位**:Xilinx/AMD FPGA & MPSoC Vivado 设计技能 for Claude
|
||||
|
||||
**支持工具**:
|
||||
- Claude Code(原生 Plugin Marketplace)
|
||||
- OpenAI Codex
|
||||
- OpenClaw
|
||||
|
||||
**支持器件**:
|
||||
- Zynq UltraScale+ MPSoC(CG/EG/EV 全系)
|
||||
- Virtex/Kintex UltraScale+/UltraScale
|
||||
- 7 系列
|
||||
- Versal ACAP
|
||||
|
||||
**覆盖工具链**:
|
||||
- Vivado
|
||||
- Vitis HLS
|
||||
- Vitis Unified IDE
|
||||
- PetaLinux
|
||||
|
||||
**核心功能**:
|
||||
- Block Design 自动化
|
||||
- IP 配置
|
||||
- XDC 约束生成
|
||||
- 综合与实现
|
||||
- 比特流生成
|
||||
|
||||
### MCP Server 集成(实现全自动开发)
|
||||
|
||||
| MCP Server | 功能 |
|
||||
|------------|------|
|
||||
| **vivado-mcp** | AI 控制 Vivado 会话 |
|
||||
| **vitis_mcp** | AI 控制 Vitis |
|
||||
| **ssh-mcp** | SSH 连接虚拟机执行 PetaLinux |
|
||||
| **vmware-mcp** | VMware 虚拟机控制 |
|
||||
|
||||
### 痛点解决
|
||||
|
||||
| 痛点 | 解决方案 |
|
||||
|------|---------|
|
||||
| Tcl API 跨版本变化大 | 参考文档锁定版本特定 API |
|
||||
| PS 配置参数 200+ 项 | 引导式问答 + 验证模板 |
|
||||
| XDC 约束语法易出错 | 自然语言 → 正确 XDC |
|
||||
| 跨工具交接流程复杂 | 自动化 HLS → Vivado → XSA → Vitis/PetaLinux |
|
||||
|
||||
---
|
||||
|
||||
## 💡 硬件工程 AI Skills 趋势
|
||||
|
||||
### 1. 垂直领域专业化
|
||||
- FPGA/SoC 设计需要深厚的领域知识
|
||||
- Xilinx skill 专门针对 Vivado 工具链
|
||||
- 覆盖从 HLS 算法到启动镜像的完整流程
|
||||
|
||||
### 2. MCP 深度集成
|
||||
- AI 直接控制硬件工具链
|
||||
- 减少人工干预
|
||||
- 实现全自动调试与开发
|
||||
|
||||
### 3. 多工具协同
|
||||
- 嵌入式:C/C++ → HLS → Vivado → PetaLinux
|
||||
- 跨工具数据流自动化
|
||||
|
||||
---
|
||||
|
||||
## 📁 相关资源
|
||||
|
||||
### SkillsMP 计算机硬件工程
|
||||
|
||||
| 技能分类 | 说明 |
|
||||
|----------|------|
|
||||
| SOC 17-2061 | Computer Hardware Engineers |
|
||||
| 工程类职业 | Architecture and Engineering Occupations |
|
||||
|
||||
### GitHub 硬件 Skills
|
||||
|
||||
| 项目 | Stars | 链接 |
|
||||
|------|-------|------|
|
||||
| xilinx-skill | 179 | https://github.com/QingquanYao/xilinx-skill |
|
||||
| esp32-claude-workbench | 38 | https://github.com/nicholask/esp32-claude-workbench |
|
||||
| LwM2M-Agentic-Skills | 6 | https://github.com/svdwalt007/Best-LwM2M-Agentic-Skills |
|
||||
| fpga-claude | 3 | https://github.com/Nacholazabal/fpga-claude |
|
||||
|
||||
---
|
||||
|
||||
## AI工程索引
|
||||
|
||||
相关笔记:
|
||||
- [[INDEX_AI工程]] - AI工程知识索引
|
||||
- [[SkillsMP职业技能市场]] - 平台概览
|
||||
- [[SoftwareQATesters职业]] - QA 职业研究
|
||||
|
||||
---
|
||||
|
||||
*整理:知识库管理员 | 归档:2026-04-23*
|
||||
Reference in New Issue
Block a user